如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码


本篇博文旨在提供有关如何为可编程逻辑 (PL) 和处理器系统 (PS) 多用途 I/O (MIO) 进行 IBIS 模型名称解码的指导信息 。本文主要分 3 个部分:
PL I/O 标准
PS MIO 标准
PS DDR I/O 标准
在这 3 个章节中包含多个解码器表格,其中逐一细分罗列了模型名称的每个部分并提供了一些模型名称示例 。
1. 赛灵思 PL I/O 标准 IBIS 解码器
PL IBIS 解码器可用于为所有可编程逻辑 I/O 执行 PL IBIS 模型解码 。它适用于 Zynq MPSoC PL I/O 。
表 1:PL IBIS 解码器

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码

文章插图
*时钟和 DQS 为差分信号 。单端模型分配到每个分支 。
差分信号在 IBIS 文件中的“[Diff Pin]”关键字下指定 。
表 3:PL SelectIO IBIS 模型

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
2. 赛灵思 Zynq MPSoC PS MIO IBIS 模型
Zynq MPSoC MIO 管脚支持 LVCMOS,可提供以下选项
接口电压:1.8V、2.5V 或 3.3V
驱动强度:2mA、4mA、8mA 或 12mA
斜率:Slow 或 Fast
MIO IBIS 模型格式为M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H 。
表 4 对每个 IBIS 模型的驱动设置进行了解释 。
表 4:PS MIO IBIS 模型

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
3. 赛灵思 Zynq MPSoC PS DDR IBIS 模型
Zynq MPSoC PS DDR IBIS 信号与所有其它信号都不同 。
表 5 显示了适用于 Zynq MPSoC PS DDR IBIS 模型的解码器 。
其中为每一种 DDR 内存类型的 IBIS 模型都提供了相应的示例 。
表 5:PS DDR IBIS 解码器

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
表 6 到 10 提供了对应受支持的 PS DDR 技术的 Zynq PS DDR IBIS 示例 。
表 6:PS DDR3

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
【如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码】 表 7:PS DDR3L

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
表 8:PS LPDDR3

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
表 9:PS DDR4

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
表 10:PS LPDDR4

如何为可编程逻辑和处理器系统多用途 I/O _MIO 进行IBIS模型名称解码
文章插图
责任编辑:lq

    推荐阅读